总数:496 | 当前第30/50 首页 上一页 ... 25 26 27 28 29 30 31 32 33 34 ... 下一页 尾页
  1. 2010/11/16
  2. 人气(4763)
  3. 星级(10)
  4. 评论(0)
  1. 2010/11/16
  2. 人气(4529)
  3. 星级(10)
  4. 评论(0)
  1. 2010/11/16
  2. 人气(4568)
  3. 星级(10)
  4. 评论(0)
Verilog HDL基础视频教程(5)
Verilog HDL是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。Verilog HDL的最大特点就是易学易用,如果有C语言的编程经验,可以在一个较短的时间内很快的学习和掌握,因而可以把Verilog HDL内容安排在与ASIC设计等相关课程内部进行讲授,由于HDL语言本身是专门面向硬件与系统设计的,这样的安排可以使学习者同时获得设计实际电路的经验。与之相比,VHDL的学习要困难一些。但Verilog HDL较自由的语法,也容易造成初学者犯一些错误,这一点要注意。
  1. 2010/11/16
  2. 人气(9956)
  3. 星级(6)
  4. 评论(2)
Verilog基础视频教程(3-4)
Verilog HDL是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。Verilog HDL的最大特点就是易学易用,如果有C语言的编程经验,可以在一个较短的时间内很快的学习和掌握,因而可以把Verilog HDL内容安排在与ASIC设计等相关课程内部进行讲授,由于HDL语言本身是专门面向硬件与系统设计的,这样的安排可以使学习者同时获得设计实际电路的经验。与之相比,VHDL的学习要困难一些。但Verilog HDL较自由的语法,也容易造成初学者犯一些错误,这一点要注意。
  1. 2010/11/15
  2. 人气(9621)
  3. 星级(8)
  4. 评论(2)
Verilog基础视频教程(1-2)
Verilog HDL是一种硬件描述语言(HDL:Hardware Discription Language),是一种以文本形式来描述数字系统硬件的结构和行为的语言,用它可以表示逻辑电路图、逻辑表达式,还可以表示数字逻辑系统所完成的逻辑功能。Verilog HDL的最大特点就是易学易用,如果有C语言的编程经验,可以在一个较短的时间内很快的学习和掌握,因而可以把Verilog HDL内容安排在与ASIC设计等相关课程内部进行讲授,由于HDL语言本身是专门面向硬件与系统设计的,这样的安排可以使学习者同时获得设计实际电路的经验。与之相比,VHDL的学习要困难一些。但Verilog HDL较自由的语法,也容易造成初学者犯一些错误,这一点要注意。
  1. 2010/11/10
  2. 人气(12725)
  3. 星级(10)
  4. 评论(4)
高可靠性的FPGA—Actel公司造
Actel FPGA 快速入门视频教程!爱特公司 (Actel Corporation)是全球四大知名的FPGA厂商之一,是单芯片的FPGA解决方案的领导性厂家,是美国军方的合作伙伴,其独特的Flash架构的FPGA在单芯片、低功耗、安全性、可靠性、模数混合方面有着卓越的表现,为产品的创新提供了参考,并打造与众不同的优势。
  1. 2010/11/9
  2. 人气(4029)
  3. 星级(10)
  4. 评论(0)
菜单介绍_三菱MELSOFT Series GX Works2视频教程
三菱MELSOFT Series GX Works2视频教程,英文版!
  1. 2010/10/12
  2. 人气(17065)
  3. 星级(6)
  4. 评论(3)
第十讲-AVR单片机的ADC-AVR单片机软硬件设计视频教程_2
第十讲,ATmega16的ADC.AVR的模数转换器:AVR片上ADC的特点: 10 位 精度 0.5 LSB 的非线性度 ± 2 LSB 的绝对精度 65 - 260 μs 的转换时间 最高分辨率时采样率高达15 kSPS 8 路复用的单端输入通道 7 路差分输入通道 2 路可选增益为10x 与200x 的差分输入通道 可选的左对齐ADC 读数 0 - VCC 的 ADC 输入电压范围 可选的2.56V ADC 参考电压 连续转换或单次转换模式 通过自动触发中断源启动ADC 转换 ADC 转换结束中断 基于睡眠模式的噪声抑制器 使用流程: 1.初始化相关寄存器 2.读取转换结果 3.平滑滤波 4.进行单位制变换
  1. 2010/9/21
  2. 人气(6232)
  3. 星级(10)
  4. 评论(0)
总数:496 | 当前第30/50 首页 上一页 ... 25 26 27 28 29 30 31 32 33 34 ... 下一页 尾页